一个基本总线路周期包括?
一个基本的总线周期通常包括
4
个时钟周期即t1,
(图片来源网络,侵删)
t2,
t3和t4
(图片来源网络,侵删)
。
t1状态:cpu把要访问的存储单元或i/o端口的地址输出到地址总线(a0~a19)上。
(图片来源网络,侵删)
主频为5
mhz,时钟周期为200
ns。
8086的基本总线周期为4个时钟周期,每个时钟周期间隔称为一个T状态T1 状态:BIU将RAM或I/O地址放在地址/数据复用总线(A/D)上。
T2 状态:读总线周期:A/D总线为接收数据做准备。改变线路的方向。
写总线周期: A/D总线上形成待写的数据,且保持到总线周期的结束(T4)。
T3, T4:对于读或写总线周期,AD总线上均为数据。
Tw: 当RAM或I/O接口速度不够时,T3与 T4 之间可插入等待状态 Tw 。
Ti : 当BIU无访问操作数和取指令的任务时,8086不执行总线操作,总线周期处于空闲状态 Ti 。
到此,以上就是小编对于计算机考试什么是总线周期 的问题就介绍到这了,希望介绍关于计算机考试什么是总线周期 的1点解答对大家有用。